首页->【FPGA/CPLD助学小组】

3167 1

    南京米联电子精心打造一份Xilinx FPGA 开发板教程,名曰《基于 MiS603 开发平台硬件语言开发》。本教程从 FPGA 开发环境的建立(包括建立工程、仿真、代码编写、程序下载的整个流程)、Verilog语法基础到分频器设计、串口驱动设计、内存/接口测试……整整十八般磨难,生生将一个FPGA小白打造成一个FPGA高手。


全景图.png


                


第一章开发环境建立.pdf

1.1 ISE14.7 安装 

1.2 Modelsim 安装

1.3 Xilinx 库编译及其联合 Modelsim

1.3.1 Xilnx 库图形界面编译

1.3.2 Xilnx 库 DOS 编译

1.3.3 ISE 和 Modelsim 联合

1.4 建立工程及其仿真-Led

1.4.1 ISE 工程建立

1.4.2 Modelsim 仿真

1.5 程序下载

1.5.1 bit 文件烧写

1.5.2 mcs 文件烧写

1.6 chipscope 在线逻辑分析仪使用

1.6.1 添加 chiscope IP 及需要观察的信号

1.6.2 启动逻辑分析

1.6.3 Chipscope 信号采集与触发设置


第二章Verilog 语法基础.pdf

2.1 Verilog HDL 代码规范

项目构架设计

接口时序设计规范

2.2 Verilog HDL 硬件语言基础

2.2.1 技术背景

2.2.2学习 VHDL 还是 Verilog

2.2.3顺序控制的第一种办法——状态机设计

2.2.4顺序控制的第二种方法——FPGA 中运行 CPU

2.2.5 FPGA 还是 ASIC

2.2.6 Verilog 最最基础语法

2.2.7 关键字

2.2.8Verilog 中数值表示的方式

2.2.9 阻塞赋值和非阻塞赋值详解

2.3 状态机设计

2.4 Testbench 设计


第三章多路分频器设计.pdf

3.1 硬件分析

3. 2 时序设计

3.3 程序源码

3.4 综合布线前仿真时序

3.5 Chipscope 在线逻辑分析仪仿真

3.6 输出结果

3.7 小结


第四章流水灯实验.pdf

4. 1 硬件分析

4.2 时序设计

4.3 程序源码

4.4 综合布线前仿真时序

4.5 Chipscope 在线逻辑分析仪仿真

4.6 输出结果

4.7 小结


第五章按钮去抖实验.pdf

5.1 硬件分析

5.2 时序设计

5.3 程序源码

5.4 程序分析

5.5 综合布线前仿真时序

5.6 Chipscope 在线逻辑分析仪仿真

5.7 输出结果

5.8 小结


第六章UART 串口驱动设计.pdf

6.1 硬件分析

6.2 时序设计

6.3 程序源码

6.4 程序分析

6.5 综合布线前仿真时序

6.6 Chipscope 在线逻辑分析仪仿真

6.7 输出结果

6.8 小结


第七章IP-CORE DCM.pdf

7.1 添加 DCM 时钟管理 IP

7.2 仿真测试文件

7.3 仿真结果

7.4 小结


第八章IP-CORE FIFO.pdf

8.1 添加 FIFO IP CORE

8.2 程序分析

8.3 测试结果

8.4 小结


第九章IP-CORE BRAM.pdf

9.1 添加 BRAM IP CORE

9.2 程序分析

9.3 测试结果

9.4 小结


第十章USB2.0 CY7C68013A 开发环境搭建.pdf

10.1 开发包安装

10.2 驱动程序安装

10.3 程序下载

10.4 测试结果

10.5 小结....


第十一章CY7C68013A Slave FIFO 回传输.pdf

11.1 应用场合分析

11.2 Slave FIFO 硬件结构

11.3 Slave FIFO 时序分析

11.4 Slave FIFO 回传实验

11.5 USB 固件源码分析

11.6 FPGA 源码分析

11.7 Chipcope 逻辑分析仪在线调试

11.8 测试结果

11.9 小结


第十二章SLAVE FIFO 流传输.pdf

12.1 USB 固件源码分析

12.2 FPGA 固件源码分析

12.3 FPGA 上位机源码分析

12.4 测试结果

12.5 小结


第十三章千兆网RGMII PHY 测试.pdf

13.1 RGMII 简介

13.2 RGMII 通信时序

13.3 基于 VSC8601 的 RGMII 方案

13.4 PHY 原理图及布线

13.5 测试 PHY 硬件连接方案

13.6 程序分析

13.7 小结


第十四章UDP 协议网络传输.pdf


14.1 UDP 报文

14.2 XCAP 软件配置

14.3 程序分析

14.4 Chipscope 数据分析

14.5 程序源码

14.6 小结


第十五章MCB DDR3 内存测试.pdf

15.1 DDR3 存储器模块及其测试

15.2 主流存储器简介

15.3 基于 FPGA 的 DDR3 硬件电路

15.4 MCB DDR3 MIG 核生成

15.5 MCB 控制器时序分析

15.6 DDR3 测试程序全地址空间测试

15.7 MCB DDR3 测试结果

15.8 小结


第十六章图像之VGA 接口测试.pdf

16.1 VGA 概述

16.2 VGA 硬件电路解析

16.3 VGA 时序分析

16.4 VGA 时序仿真

16.5 ChipScope 数据分析

16.6 程序分析

16.7 程序源码

16.8 小结


第十七章图像之HDMI 接口测试.pdf

17.1 HDMI 概述

17.2 HDMI 硬件电路解析

17.3 HDMI 芯片寄存器配置

17.4 HDMI 时序分析

17.5 HDMI 时序仿真

17.6 ChipScope 数据分析

17.7 程序分析

17.8 程序源码

17.9 小结


第十八章模拟视频输入及测试.pdf

18.1 模拟视频概述

18.2 颜色空间

18.3 隔行与逐行

18.4 BT656 数据格式

18.5 BT656 格式解码

18.6 TW2867 硬件电路解析

18.7 TW2867 寄存器配置

18.8 TW2867 时序分析

18.9 YUV422 转 YUV444

18.10 基于 FPGA 的模拟输入视频模块测试

18.11 小结


作者于2015-09-24 15:55:07修改!
楼主可见

  1. jm2000 1#

    好文档,赞一个