首页->【FPGA/CPLD助学小组】

25 0

基于FPGA+USB3.0的UVC Camera实现方案

 

AT7_Xilinx开发板(USB3.0+LVDS)资料共享

       腾讯链接:https://share.weiyun.com/5GQyKKc

 

 

1 功能框图

本实例功能框图如下所示。主要涉及3个部分:

●  FPGA:采集图像,缓存到DDR3,从DDR3读取图像,生成30fps/720p的固定视频流格式,传输给FX3。

●  FX3:固件,将FPGA传输的固定图像打上UVC头,发送给PC。

●  PC:使用开源工具VirtualDUB进行图像的捕获和显示。

1.jpg

 

 

2 视频显示效果

    SW2拨开码开关位置如图箭头所示。

2.jpg

    当SW2拨开码开关位置向下时,可以看到VirtualDUB工具上呈现了16阶的灰度色彩。

3.jpg

    当SW2拨开码开关位置向上时,则可以看到在720p(1280*720)的整个VirtualDUB工具的左上角,显示了一个640*480分辨率的实时图像。

4.jpg

5.jpg

 

AT7_Xilinx开发板(USB3.0+LVDS)资料共享

       腾讯链接:https://share.weiyun.com/5GQyKKc

 


楼主可见