首页->【亚军:Vivado入门与提高】

1803 19

楼主可见

  1. jmgao2 19#
    好好学习了
  2. bulonghu 18#

    学习

  3. hk_cly 17#

    学习了

  4. 追风者 16#

    看看。。。

  5. zhaojkun 15#

    学习

  6. candou 14#

    学习

  7. fft520 13#

    haohaohaohaohaohaohaohaohao

  8. chenzhifan 12#
    回复:laurengao

    上面是4M2A的架构,这个是3M5A的架构。

    学习了 太感谢了  

  9. laurengao 11#

    上面是4M2A的架构,这个是3M5A的架构。

  10. laurengao 10#

    我把两者具体实现时的图片放这里,可参考一下。

  11. laurengao 9#

    这是跟芯片的架构相关的。如果采用Xilinx Virtex-6FPGA,图3.43所示结构占用3个DSP48E1,不会占用额外的LUT和FF。这是因为Xilinx的Virtex-6芯片中的DSP48E1有预加器,充分利用此预加器可实现资源的优化。这并不影响系统的处理速度。你看到的上述两个结构中后者的latency会增加一级,实际实现时两者Latency是一致的。

  12. chenzhifan 8#

    请问下 我看了下altera公司stratix iii的系列芯片一个浮点数乘法器resource useage(4dsp_18bit+55lut+136reg)和一个浮点加法器resource useage(169lut+369reg)不是很清楚这个到底是个什么程度,像这样子的话少一个乘法器,添加两个加法器划算吗?再有这样替换后至少需要三级后才能出结果与原来两级就能出结果,岂不是要多一级的寄存?

    总体考虑 上述的两个加法器去替代一个乘法器,能得到好处吗?

  13. laurengao 7#

    不管是Altera,Xilinx或Lattice,在他们的官网上都会有一些application note,一般会有相应的参考设计,这些参考设计有一定的通用性, 你可以先从这些和你课题相关的application note入手,学习别人的设计思路,再看看他们的代码。我想会有很大收获的。

  14. sumingliang 6#

    博主,我刚刚学会了些nios的基础,想用来做影像的处理,请问您有什么好的建议吗;有没有一些好的例子,给俺推荐一下

  15. 12341234 5#

    尽管fpga有一定的乘法器,小范围的验证还是可取的。

    学习原理上讲,还是有必要的